这个是我自己写的例程,调试环境是CCSv8.3 一共有三个工程文件,将文件夹复制到软件的工作文件夹里面就可以正常调试了 程序只做过仿真调试运行,模拟输入方法是读取dat文件到内存,再将内存区域的输出数组导出到dat文件里面。 程序是213卷积码的编译码器设计,三个工程文件夹一个是编码器一个是译码器,最后一个编译码的程序都有,可以整体观察编译码过程的数据变化。
2022-11-05 20:02:41 172KB DSP 卷积码编译码器 213卷积码
1
卷积码编译码算法研究答辩(开场白和大纲).doc
2022-05-26 09:10:29 112KB 文档资料 算法
毕业设计,(2,1,5)的卷积码和基于硬判决的维特比译码,在quartus平台上运行的
2022-04-03 13:36:21 10.5MB 维特比译码 卷积编码
1
由于卷积码具有较好的纠错性能,因而在通信系统中被广泛使用。采用硬件描述语言 VerilogHDL 或VHDL 和FPGA(Field Programmable Gate Array——现场可编程门阵列)进 行数字通信系统设计,可在集成度、可靠性和灵活性等方面达到比较满意的效果[1,2]。 文献[3] 以生成矩阵G=[101,111]的(2,1,3)卷积码为例,介绍了卷积码编码器的原理 和VerilogHDL 语言的描述方式;文献[4] 采用VerilogHDL 语言,对(2,1,7)卷积码的Viterbi 硬判决译码进行了FPGA 设计。本文基于卷积码编/译码的基本原理,使用VHDL 语言和 FPGA 芯片设计并实现了(2,1,3)卷积码编码器及其相应的Viterbi 译码器,通过仿真验
2022-03-30 14:36:42 221KB 卷积码编码器的原理
1
卷积码编译码matlab仿真.zip
2021-12-09 16:41:23 6KB 卷积码编译码 matlab仿真
1
详细介绍了卷积码的编码原理,以及维特比译码原理,并通过流程图详细介绍了实现过程。
2021-11-27 15:54:18 299KB 卷积码 原理
1
卷积码 编码 译码 MATLAB程序 使用维特比算法 经测试 完整准确
2021-04-23 15:30:03 3KB 维特比 卷积码 编译码
1
卷积码的编译码,信道为AWGN信道,BPSK调制,码率为1/2,译码为viterbi硬判决,并画出了BER的曲线
2021-04-13 16:53:01 2KB viterbi 卷积码
1
用matlab实现的(2,1,3)卷积码编译码程序,译码使用维特比译码,欢迎大家下载
2019-12-21 21:31:42 6KB matlab 卷积码 软判决
1
用MATLAB编的2,1,7卷积码,编码,,译码部分都有,,算法 简单易懂,,适合初学MATLAB
2019-12-21 20:17:40 6KB 卷积码
1