黑金出品必是精品,不过错过的参考图纸
2023-03-11 12:36:33 354KB XCZU4EV XilinxZynqUltr
1
ug1085-zynq-ultrascale-trm_全般1
2022-12-16 11:59:47 23.86MB 人工智能
1
xilinx pcie ip 英文版资料
2022-12-02 11:00:32 11.17MB xilinx fpga pcie
1
Xilinx pg150-ultrascale-memory-ip官方文档,可参考DDR3,DDR4得相关设计说明及时序,有助于对DDR得理解。
2022-05-29 13:36:46 20.02MB ddr4
1
该文件是对qt-everywhere-opensource-src-5.9.9.tar使用-linux-gnu-交叉编译后的安装文件,可以直接下载到zynqmp上运行,不需要对源码重新编译,里面包括了各种交叉库以及linuxfb、minimal、offscreen、vnc等插件。项目中使用的硬件平台是Zu9EG,在该平台上运行Qt程序,显示器为:触摸屏。下载到板子后,解压该文件到/opt目录下,解压后该文件有240MB,所以需要足够的空间,项目中我们使用的是256G的NVME SSD。
2022-05-07 21:00:40 95.99MB Qt aarch64 zynqmp
1
Qt交叉编译后aarch64-linux-gnu-成功运行在Zynq UltraScale+MPSoC上,文件详细记录的整个过程,因为是公司项目需要,所以每一步都是亲自验证,其中还包括了Qt编译后的文件、最终的工程源码,以及解决了整个过程中很多不常见的错误,还添加了软键盘,解决了软键盘背景全黑以及软键盘没有中英文显示问题。最后展示了Qt交叉编译后在板子上运行的Qt界面。
2022-05-07 21:00:36 1.51MB Qt交叉编译 Zynqmp aarch64 软键盘
1
edgeboard lite FZ3A开发板原理图。FZ3A的特点是体积小并扩展了丰富的外设。主芯片采用Xilinx公司的Zynq UltraScale+ MPSoCs EG系列的芯片,型号为XAZU3EG-1SFVC784I。PS端挂载了2片DDR4(2GB,32bit),1片8GB eMMC FLASH存储芯片和1片256Mb的QSPI FLASH。 外围接口包含2个USB接口(1个USB3.0,1个USB2.0)、1个MINI DP接口、1路千兆以太网接口、1个USB串口、1路PCIE接口、1路TF卡接口、1个44针扩展口、1路MIPI接口,1路BT1120接口和按键LED。
2022-04-02 13:56:38 356KB UltraScale+ 3EG
1
嵌入式CNN 使用SDSOC和Xilinx Ultrascale +平台在嵌入式OS中部署CNN加速器。 平台 SDx:2018.1 电路板:Xilinx Ultrascale + ZCU 102 FPGA系统 数据类型:现在只有float16! 工作频率:300MHz 数据运动网络频率:300MHz 版本 转换v0.0: 这个版本需要很长时间(大约11秒)。 由于某些转换层中的参数无法完全加载到片上mem中,因此必须从DDR多次读取它们到FPGA。 因此,在数据通信上花费大量时间。 转换v0.1: 此版本需要9秒钟才能运行转换层。 与conv.v0.0相比,权重缓冲区更大,可以将更多权重读取到片上mem中。 对于conv1 / conv2 / conv3,所有权重都可以一次加载到片上mem中。 对于conv4 / conv5,权重缓冲区一次只能读取1/4权重。 因此,在conv
2021-11-23 20:10:08 80KB C++
1
xilinx ddr ip 指导文件,其中包含了引脚分配规则等 包含 ddr3 和 ddr4,适用于 ultrascale系列
2021-10-13 23:31:01 10.56MB ddr
1
Zynq® UltraScale+™ RFSoC 在 SoC 架构中集成数千兆采样 RF 数据转换器和软判决前向纠错 (SD-FEC)。 配有 ARM® Cortex®-A53 处理子系统和 UltraScale + 可编程逻辑,该系列是业界唯一单芯片自适应射频平台。 Zynq UltraScale+ RFSoC 系列可为模拟、数字和嵌入式设计提供适当的平台,从而可简化信号链上的校准和同步。
2021-10-12 15:38:24 818KB 射频收发 集成芯片 FPGA ARM
1