西工大计算机学院计算机数字逻辑实验报告,最近发现之前上传的部分资源下载,这里给出实验四的报告供同学们参考,报告中给出实验截图还有相关设计, 供各位同学参考 下面给出部分的实验内容: 掌握可综合Verilog语言进行状态机设计及测试验证; 2. 学习如何在FPGA进行设计实现。 安装开发工具ModelSim、Quartus的PC机、Altera DEII-115实验箱 1. 跑马灯设计及FPGA实现(run.v) 2. 有限状态机设计(教材Figure 6.86) 1.Quatusll使用流程 Quatusll的使用我们需要完成的是前面的七个步骤,分别是 第一步:编码 用文本编辑器正确编写源文件(本例run.v),并经modelsim仿真确认该电路设计正确. 第二步:新建工程 新建工程New project (注意工程名和设计文件的module名保持一致),选择和开发板一致的FPGA器件型号(本课程为Cyclone IV E系列EP4CE115F29C7) 第三步:添加文件 Add to project,将全部源文件 (本例run.v)添加到工程中 第四步:编译 Start
2022-11-21 18:15:47 972KB 西工大 数字逻辑 verilog 仿真
1
西工大计算机学院信号与系统硬件实验报告全套 ----- 从实验一到实验九 二阶网络特性测量 , 博主当时完成实验时苦于没有参考,故时隔许久整理资料时将当时的报告放出 实验内容: 实验1 常用信号的分类与观察 实验2 信号的基本运算单元 实验三 信号的合成 实验四 线性时不变系统 实验五 零输入与零状态响应分析 实验六 二阶串联、并联谐振系统 实验七 信号的抽样于恢复(PAM) 实验八 一阶网络特性测量 实验九 二阶网络特性测量 观察常用信号的波形特点以及产生方法,掌握JH5004信号产生模块的操作。对于一个系统特性的研究,其中重要的一个方面是研究它的输入输出关系,即在一特定输入信号下,系统对应的输出响应信号。因而对信号的研究是对系统研究的出发点,是对系统特性观察的基本手段与方法。在本实验中,将对常用信号和特性进行分析、研究。 信号可以表示为一个或多个变量的函数,在这里仅对一维信号进行研究,自变量为时间。常用的信号有:指数信号、正弦信号、指数衰减正弦信号、复指数信号、Sa(t)信号、钟形信号、脉冲信号等。 1. 指数信号:指数信号可表示为 对于不同的a取值,其波形表现为不同的
1
2022瓜大计算机学院计算机操作系统实验报告一 ---- 创建GeekOS内核线程,实验报告包含完整的操作流程和相关代码,内容详尽 示例: 1.编写操作系统引导扇区代码,并在虚拟机中运行。 2.创建一个线程,实现从键盘接收一个按键,并在屏幕上显示。 3.创建两个线程,分别打印输出不同的字符串信息。观察并分析结果。 4.自行设计个性化的内核线程,给出运行结果。 设计两个线程,一个线程打印大的爱心,一个线程打印小的爱心。在屏幕上进行输出不断交替出现的现象,更进一步地感受GeekOS多任务调度。注意需要添加2个线程,每个线程的优先度是一致的,从而使得每种输出都是均衡的,这样就可以看到大小圆心交替出现的现象: 实验分析 1. 系统的第一个线程是什么?初始化它的时候为何不调用Setup_Kernel_Thread? 第一个线程是s_freelist中新创建的空闲页链表中的,初始化它的时候Setup_Kernel_Thread的目的是将线程的上下文压入栈中,因为第一个线程无下文,不需要调用,所以直接将线程压入栈中。 2. 内核线程结构体中定义了三组指针,它们的作用是什么? 第一组joinQue
2022-11-21 18:03:47 699KB 西工大 计算机操作系统实验 最新
1
西工大计算机学院计算机操作系统2022最新报告,报告中详细介绍了编写代码的步骤和相关的代码和最后的实验的截图, 供各位同学参考 下面给出部分的实验内容: 要实现系统用户态模式下加载运行可执行程序,需要在Project2的基础上,修改user.c、elf.c、userseg.c、kthread.c、sysall.c、main.c makefile的修改部分内容:删除-Werror,因为它会把所有的warning当作报错进行处理,然后需要添加-fno-stack-protector (1)修改“src/GeekOS/user.c”文件中的函数Spawn(),它的功能是生成一个新的用户级进程: (2)修改“src/GeekOS/user.c”文件中的函数Switch_To_User_Context(),调度程序在执行一个新的进程前调用该函数以切换用户地址空间 (3)修改“src/GeekOS/elf.c”文件中的函数Parse_ELF_Executable()该函数的实现要求和project1相同,所以可以将project1中的elf.c直接使用 (4)“src/GeekOS/use
1
西北工业大学2022网络分布与开发
2022-11-21 09:14:16 2.1MB 西北工业大学 网络分布与开发
1
西北工业大学2022软件学院网络与分布式复习
2022-11-18 19:18:18 3.34MB 西北工业大学
1
西北工业大学软件学院软件基础能力开发训练.rar
2022-11-16 16:18:38 20.46MB 西北工业大学软件学院
1
本文件包含博主数字逻辑与Verilog实验二的完整报告,用于记录硬件学习
2022-11-15 14:32:09 714KB verilog 数字逻辑实验
1
2022软件测试习题答案,仅供参考
2022-11-13 12:20:13 1.65MB 西北工业大学 软件测试 期末复习
1
文件包含博主第一次数字逻辑实验的完整报告
2022-11-09 15:36:09 645KB 数字逻辑 verilog仿真
1